お客様のブラウジング体験を最適化するために、当社はCookieを使っています。あなたはこのサイトを閲覧するときのCookieの使用に同意します。
Cookieとあなたの個人情報の詳細については、当社のプライバシーポリシーをご覧下さい。
同意します
inner_banner_support
サポート
ドキュメンテーション・データベース
IP and Reference Design
Interface/ Protocol Interface
戻る
DK_START_GW1NSR-LV4CQN48PC7I6_V1.1

Previous Name: DK-START-GW1NSR-4C_QN48P

DK_START_GW1NSR-LV4CQN48PC7I6_V1.1

The DK_START_GW1NSR-LV4CQN48PC7I6_V1.1 is a low-power SoC FPGA starter board based on the GW1NSR-4C, integrating an ARM Cortex-M3 hard-core processor with FPGA logic for combined MCU + FPGA development.

It provides MIPI, LVDS, and GPIO interfaces, along with onboard buttons and LEDs, enabling evaluation of embedded control, real-time response, and peripheral interfacing on a compact, instant-on SoC FPGA platform.

Recommended Use:

Learning and prototyping embedded systems that combine ARM Cortex-M3 software control with FPGA logic for real-time I/O and peripheral management.

 

Best For:

  • MCU + FPGA SoC learning and development
  • ARM Cortex-M3–based embedded control
  • MIPI and LVDS interface experimentation
  • Low-power, instant-on embedded systems
  • Entry-level prototyping and debugging
ドキュメントをダウンロード
BSDL BSDL ダウンロード
Schematic Gowin FPGA最小システム回路図 ダウンロード
SCH Symbol Gowin FPGA SCH Symbol ダウンロード
User Guide DK_START_GW1NSR-LV4CQN48PC7I6_V1.1開発ボード ユーザーガイド ダウンロード
- DK_START_GW1NSR-LV4CQN48GC7I6_V1.1 SCH ダウンロード
お問い合わせ サンプル